About JTAG Live CoreCommander
- Überwindet die Unzulänglichkeiten von Boundary Scan-Registern
- Funktioniert auch mit Bausteinen, die nicht mit dem IEEE-Standard 1149.x kompatibel sind
- Unterstützt die gängigsten Prozessorkerne (ARM PPC usw.)
- Code kompatibel mit Python für Test-Scripting
- Kostengünstig im Vergleich zu anderen Lösungen
Mit den CoreCommander-Routinen können jetzt Tests erstellt werden, welche vorher nicht umsetzbar waren, da nur wenig oder gar keine Testzugriffsoptionen nach IEEE-Standard 1149.1 (herkömmlicher Boundary Scan) bestanden. Durch direkten Zugriff auf den Prozessorkern des Bausteins kann der Benutzer direkt in die Konfigurationsregister und internen oder externen Speicherbereiche schreiben oder diese auslesen.
- Unterstützung durch Controller von JTAG Technologies, JTAG Live und FTDI
- Bedienerfreundliche, interaktive Benutzeroberfläche zur Durchführung von Schreib-/Lesevorgängen am Kern
- Funktionen: „Enter debug“, „Exit Debug“, „Load Memory“, „Save Memory“, „Write PC“, „Read PC“
- Kompatibel mit der Open-Source-Skriptsprache Python
- Funktioniert ebenfalls mit JTAG Live Script – Boundary Scan-Routinen